## Cómo instanciar bloques IP en código VHDL-Verilog en Vivado

Creador: David Rubio G.

Entrada: <a href="https://soceame.wordpress.com/2024/06/17/como-instanciar-bloques-ip-en-codigo-vhdl-verilog-en-vivado/">https://soceame.wordpress.com/2024/06/17/como-instanciar-bloques-ip-en-codigo-vhdl-verilog-en-vivado/</a>

Blog: <a href="https://soceame.wordpress.com/">https://soceame.wordpress.com/</a>

GitHub: <a href="https://github.com/DRubioG">https://github.com/DRubioG</a>

Fecha última modificación: 22/02/2025

Si has usado el Block design de Vivado, habrás visto que puedes colocar bloques IP en un Diagram, y luego el propio Vivado genera el encapsulado de ese *Diagram* y te genera un .vhd o un .v. Bien, pues en esta entrada te voy a explicar cómo insertar un bloque IP directamente en VHDL/Verilog sin usar el Block design.

## **Pasos**

Lo primero que tienes que hacer es abrir el **IP catalog** 



ess.com Se abre la pestaña. Ahora imagina que quieres insertar un PLL, lo seleccionas.



## Se abre la pestaña del Clocking Wizard



Configuramos el Clocking wizard.



Y una vez lo hemos configurado le decimos que nos genere los Output Products



Ahora en Sources nos aparece el bloque IP configurado con el clk\_wizard



Bien, pues en la pestaña *IP sources*, aparece el *clk\_wizard* con un desplegable que contiene archivos (estos archivos se generan al generar los **Output Products**).



Y en la pestaña **Instantiation Template** aparecen diferentes archivos dependiendo del lenguaje HDL del proyecto creado, si es VHDL aparece un .*vho* y si el Verilog aparece un .*veo*.

Si lo abrimos vemos código para instanciar un bloque IP. Este es el código que instancia el bloque IP en código VHDL.

```
-- Output Output Phase Duty Cycle Pk-to-Pk Phase
-- Clock Freq (MHz) (degrees) (%) Jitter (ps) Error (ps)
-- clk_out1__50.00000____0.000____50.0___151.636____98.575
-- clk_out2_25.00000 0.000 50.0 175.402 98.575
-- Input Clock Freq (MHz) Input Jitter (UI)
-- __primary_____100.000_____0.010
-- The following code must appear in the VHDL architecture header:
----- Begin Cut here for COMPONENT Declaration ----- COMP TAG
component clk_wiz_0
port
(-- Clock in ports
 -- Clock out ports
 clk_out1 : out std_logic;
clk_out2 : out std_logic;
 -- Status and control signals
 reset : in std_logic; locked : out std_logic; clk_in1 : in std_logic
);
end component;
-- COMP_TAG_END ----- End COMPONENT Declaration -----
-- The following code must appear in the VHDL architecture
-- body. Substitute your own instance name and net names.
----- Begin Cut here for INSTANTIATION Template ---- INST_TAG
your_instance_name : clk_wiz_0
  port map (
  -- Clock out ports
  clk_out1 => clk_out1,
  clk_out2 => clk_out2,
  -- Status and control signals
  reset => reset,
  locked => locked,
  -- Clock in ports
  clk_in1 => clk_in1
 );
TNOT TAG END
                 FOR THETANTTATION Tomplato
```

Si lo instanciamos en un fichero, vemos cómo el bloque IP ahora cuelga del fichero

```
Design Sources (3)

clk(Behavioral) (clk.vhd) (1)

□ your_instance_name : clk_wiz_0 (clk_wiz_0.xci)
```

(instanciación)

```
architecture Behavioral of clk is
     component clk_wiz_0
     port
      (-- Clock in ports
        -- Clock out ports
       clk_out1 : out
                                  std logic;
                                 std logic;
       clk out2
                       : out
       -- Status and control signals
                                  std_logic;
       reset
                : in
       locked
                         : out
                                  std_logic;
                                  std_logic
       clk in1
                         : in
      );
     end component;
 signal clk_out1, clk_out2, reset, locked, clk_in1 : std_logic;
 begin
     your_instance_name : clk_wiz_0
        port map (
        - Clock out ports
        clk_out1 => clk_out1,
        clk_out2 => clk_out2,
       -- Status and control signals
        reset => reset,
        locked => locked,
        -- Clock in ports
        clk_in1 => clk_in1
end Behavioral;
```

Y esta es la forma de instanciar bloques IP. Esto puede ser muy útil con ILAs y VIOs, porque permiten la depuración en real.

## Consideración

Si decides instanciar un ILA por ejemplo, y lo que quieres es ver una señal de 1 bit, el *Instantiation Template* genera un *component* como el siguiente.

```
PORT (
clk: IN STD_LOGIC;

probe0: IN STD_LOGIC_VECTOR(0 DOWNTO 0)
);
END COMPONENT;
```

Esto genera un error debido a que no puedes crear un **std\_logic\_vector** de un solo bit, por lo que para solucionarlo tienes que usar un **std\_logic** normal, solo modificas el component que instancias.

```
PORT (
clk: IN STD_LOGIC;

probe0: IN STD_LOGIC
);
END COMPONENT;
```

Hithes ils oceanne morthyress conni